エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

34.2.2. パラメーター

表 353.  Video Sync Generatorのパラメーター
パラメーター名 説明
Horizontal Sync Pulse Pixels ピクセル数で表されるh-syncパルスの幅。
Total Vertical Scan Lines 1つのビデオフレームの合計ライン数。値は、Number of RowsVertical Blank Lines、およびVertical Front Porch Linesパラメーターの合計です。
Number of Rows 各ビデオフレームのアクティブなスキャンラインの数。
Horizontal Sync Pulse Polarity h-syncパルスの極性。0 = アクティブLow、1 = アクティブHigh。
Horizontal Front Porch Pixels アクティブピクセルに続くブランキング・ピクセルの数。この期間中、 Avalon® -STシンクポートからLCD出力データポートへのデータフローはありません。
Vertical Sync Pulse Polarity v-syncパルスの極性。0 = アクティブLow、1 = アクティブHigh。
Vertical Sync Pulse Lines ライン数で表されるv-syncパルスの幅。
Vertical Front Porch Lines アクティブラインに続くブランキング・ラインの数。この期間中、 Avalon® -STシンクポートからLCD出力データポートへのデータフローはありません。
Number of Columns 各ラインのアクティブピクセル数。
Horizontal Blank Pixels アクティブピクセルに先行するブランキング・ピクセルの数。この期間中、 Avalon® -STシンクポートからLCD出力データポートへのデータフローはありません。
Total Horizontal Scan Pixels 1ラインのピクセル総数。値は、Number of ColumnsHorizontal Blank Pixel、およびHorizontal Front Porch Pixelsの合計です。
bits Per Pixel 1ピクセルの転送に必要なビット数。有効な値は1と3です。このパラメーターをData Stream Bit Widthで乗算すると、1ピクセルのビット総数に等しくなる必要があります。このパラメーターは、次の式に示すように、動作クロック周波数に影響します。

動作クロック周波数 = (bits per pixel) * (Pixel_rate) です。Pixel_rate (MHz) = ((Total Horizontal Scan Pixels) * (Total Vertical Scan Lines) * (Hzでのディスプレイ・リフレッシュ・レート))/1000000

Vertical Blank Lines アクティブラインに先行するブランキング・ライン数。この期間中、 Avalon® -STシンクポートからLCD出力データポートへのデータフローはありません。
Data Stream Bit Width インバウンドおよびアウトバウンド・データの幅。