エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

8.4.4. SERIRQ割り込みイベント

LPCブリッジは、LPCインターフェイスからのSERIRQ信号のイベントをサンプリングすることにより、16ラインのIRQ/データ・シリアライザーをサポートします。SERIRQサイクル転送は、次の3つのフレームタイプで構成されます。
  • 開始フレーム: スレーブデバイスはSERIRQラインをLowに駆動し、IRQ送信の開始を示します。
  • IRQ/データフレーム (複数): ペリフェラルは、IRQ情報を送信します。eSPIブリッジマスターは、16個のIRQデータフレームをサポートします。サンプルフェーズ時に、SERIRQデバイスは、検出されたIRQ/データの値がLowの場合に限り、SERIRQをLowに駆動する必要があります。検出されたIRQ/データ値がHighの場合、SERIRQはトライステートで維持する必要があります。サンプルフェーズ時にSERIRQをLowに駆動している場合に限り、 デバイスはリカバリーフェーズでSERIRQをHighに駆動する必要があります。
  • 終了フレーム: ホスト・コントローラーは、すべてのIRQ/データフレームが完了すると、終了フレームを開始してSERIRQアクティビティーを終了します。終了フレームは、SERIRQが2クロックサイクルにわたってLowになると示されます。終了フレームは、開始フレームから53または54クロックサイクルで発生します。
図 28. SERIRQイベントのタイミング図
開始フレームは4クロックサイクル、終了フレームは2クロックサイクルです。IRQ/データフレームのクロックサイクルは次のとおりです。
表 42.  IRQ/データフレームのクロック周期
IRQ/データフレーム サンプリングされる信号 開始フレーム後のクロック数
1 IRQ0 2
2 IRQ1 5
3 SMI# 8
4 IRQ3 11
5 IRQ4 14
6 IRQ5 17
7 IRQ6 20
8 IRQ7 23
9 IRQ8 26
10 IRQ9 29
11 IRQ10 32
12 IRQ11 35
13 IRQ12 38
14 IRQ13 41
15 IRQ14 44
16 IRQ15 47
17 予約済み -
LPCブリッジは、SERIRQイベントをサンプリングして抽出すると、次のようにIRQ/データフレームをVWインデックス・ビットに変換します。
表 43.  SERIRQ IRQ/データフレームからVWインデックス・グループへのマッピング
サンプリングされるSERIRQ信号 VWインデックス・グループ VWデータビット
SMI# 6h ビット2
IRQ0からIRQ15 00h ビット0 - ビット15
IRQ VW情報は、変換周期において、GET_VWIREコマンドを介してのみeSPIマスターに送信することができます。
表 44.  変換周期におけるVW情報
割り込みソースタイプ 割り込みソースレベル スレーブからマスターへのIRQ仮想ワイヤー (アクティブHigh)
アクティブLow 0 → 1 デアサート。IRQ VW (Level=’0’) が送信される。
アクティブLow 1 → 0 アサート。IRQ VW (Level=’1’) が送信される。