エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

47.2. リソース使用率とパフォーマンス

このセクションでは、Half-Rate BridgeとフルレートDDR SDRAM高性能メモリー・コントローラーで動作している場合の、サポートされるデバイスのリソース使用率とパフォーマンス・データを示します。

Half-Rate BridgeをフルレートDDR SDRAM高性能メモリー・コントローラーとともに使用すると、ハーフレートDDR SDRAM高性能メモリー・コントローラーを一連の組み込みアプリケーションで使用しているシステムと比較し、平均48%のパフォーマンスの向上が得られます。Dhrystoneベンチマークに基づくと、パフォーマンスの向上は62.2%であり、キャッシュをバイパスしてメモリーにアクセスした場合は87.7%です。Half-Rate BridgeをDDR2またはDDR3高性能コントローラーと組み合わせて使用するメモリーシステムの場合、データのスループットは、Half-Rate Bridgeのマスター・インターフェイスとスレーブ・インターフェイスで同じです。Half-Rate Bridgeのスレーブ・インターフェイスでメモリー・レイテンシーが低減すると、プロセッサーのパフォーマンスが向上します。

次の表は、 インテル® Quartus® Prime開発ソフトウェアにおける Stratix® IIおよび Stratix® IIIデバイスのリソース使用率を示しています。データ幅は16ビット、アドレススパンは24ビットです。

表 436.   Stratix® IIおよび Stratix® IIIデバイスのリソース使用率に関するデータ
デバイスファミリー 組み合わせALUT ALM ロジックレジスター エンベデッド・メモリー
Stratix® II 61 134 153 0
Stratix® III 60 138 153 0
表 437.   Cyclone® IIIデバイスのリソース使用率に関するデータ
ロジックセル (LC) ロジックレジスター LUT専用LC レジスター専用LC LUT/レジスターLC エンベデッド・メモリー
233 152 33 84 121 0