エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

22.2.1. レジスターのメモリーマップ

次の表の各アドレスオフセットは、メモリーアドレス空間の1ワードを表しています。

表 232.  レジスターのメモリーマップ
レジスター オフセット アクセス 説明
FLASH_RD_STATUS 0x0 8 R フラッシュデバイスのステータスレジスターで読み出し操作を実行し、リード・バック・データを保存します。
FLASH_RD_RDID 0x2 8 R 読み出し操作を実行してフラッシュデバイスのメモリー容量を抽出し、リード・バック・データを保存します。
FLASH_MEM_OP 0x3 24 W メモリーの保護、消去、および書き込みイネーブルを行います。

書き込みイネーブル操作を実行するには、このレジスターに値3'b100を設定します。

FLASH_CHIP_SELECT 0x6 3 W チップセレクトの値
  • B’000/b’001 - チップ1
  • B'010 - チップ2
  • B'100 - チップ3
EPCQ_FLAG_STATUS 0x7 8 RW 書き込み/読み出し操作を実行し、デバイスからフラグステータスをクリア/読み出します。
DEVICE_ID_DATA_0 0x8 32 R デバイスIDデータの最初のワード
DEVICE_ID_DATA_1 0x9 32 R デバイスIDデータの2番目のワード
DEVICE_ID_DATA_2 0xA 32 R デバイスIDデータの3番目のワード
DEVICE_ID_DATA_3 0xB 32 R デバイスIDデータの4番目のワード
DEVICE_ID_DATA_4 0xC 32 R デバイスIDデータの5番目のワード