エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

7.1.3.2. 仮想ワイヤーチャネル

仮想ワイヤー (VW) チャネルを使用すると、eSPIバスを介してトンネリングされたGPIOの状態を帯域内メッセージとして通信することができます。コマンドフェーズは、コマンドオペコード、仮想ワイヤーカウント、仮想ワイヤー・インデックス、仮想ワイヤーデータ、およびCRCで構成されます。
図 23. 仮想ワイヤーパケット
仮想ワイヤーカウントは、パケットによって通信される仮想ワイヤーグループの数を示します。これには、1つまたは複数の仮想ワイヤーグループが続きます。各仮想ワイヤーグループは、2バイト、つまり仮想ワイヤー・インデックスと仮想ワイヤーデータで構成されます。eSPIスレーブコアは、システムイベント、およびサーバー・プラットフォーム固有の仮想ワイヤー・インデックスをサポートします。
表 23.  システムイベントの仮想ワイヤー・インデックス
仮想ワイヤー・インデックス 方向 仮想ワイヤー・データ・バイト リセット
Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
2h マスターからスレーブ ビット3からビット0の有効ビット 予約済み SLP_S5_n SLP_S4_n SLP_S3_n rsmrst_n
3h マスターからスレーブ ビット3からビット0の有効ビット 予約済み OOB_RST_WARN PLTRST_n SUS_STAT_n espi_reset_n
4h スレーブからマスター ビット3からビット0の有効ビット PME_n WAKE_n 予約済み OOB_RST_ACK espi_reset_n
5h スレーブからマスター ビット3からビット0の有効ビット SLAVE_BOOT_LOAD_STATUS - - SLAVE_BOOT_LOAD_DONE espi_reset_n
6h スレーブからマスター ビット3からビット0の有効ビット HOST_RST_ACK RCIN_n SMI_n SCI_n PLTRST_n VW
7h マスターからスレーブ ビット3からビット0の有効ビット 予約済み NMIOUT_n SMIOUT_n HOST_RST_WARN PLTRST_n VW
表 24.  サーバー・プラットフォーム固有の仮想ワイヤー・インデックス
仮想ワイヤー・インデックス 方向 仮想ワイヤー・データ・バイト リセット
Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
40h スレーブからマスター ビット3からビット0の有効ビット 予約済み 予約済み 予約済み SUS_ACK_n espi_reset_n
41h マスターからスレーブ ビット3からビット0の有効ビット SLP_A_n 予約済み SUS_PWRDN_ACK SUS_WARN_n espi_reset_n
42h マスターからスレーブ ビット3からビット0の有効ビット 予約済み 予約済み SLP_WLAN_n SLP_LAN_n rsmrst_n
43h マスターからスレーブ ビット3からビット0の有効ビット PCH_TO_EC_3 PCH_TO_EC_2 PCH_TO_EC_1 PCH_TO_EC_0 espi_reset_n
44h マスターからスレーブ ビット3からビット0の有効ビット PCH_TO_EC_7 PCH_TO_EC_6 PCH_TO_EC_5 PCH_TO_EC_4 espi_reset_n
45h スレーブからマスター ビット3からビット0の有効ビット EC_TO_PCH_3 EC_TO_PCH_2 EC_TO_PCH_1 EC_TO_PCH_0 espi_reset_n
46h スレーブからマスター ビット3からビット0の有効ビット EC_TO_PCH_7 EC_TO_PCH_6 EC_TO_PCH_5 EC_TO_PCH_4 espi_reset_n
47h マスターからスレーブ ビット3からビット0の有効ビット 予約済み 予約済み 予約済み HOST_C10 PLTRST_n VW