エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

3.3. パラメーター

表 9.  コンフィグレーション可能なパラメーター
パラメーター 選択可能な値 説明
Bits per symbol 1-32 これらのパラメーターはFIFOの幅を決定します。

FIFOの幅 = Bits per symbol * Symbols per beat。この場合、Bits per symbolはシンボル内のビット数であり、Symbols per beatはビート内で転送されるシンボル数です。

Symbols per beat 1-32
Error width 0-32 error信号の幅。
FIFO depth 1-32 FIFOの深さ。出力パイプライン・ステージをFIFOに追加し、パフォーマンスを向上させます。これによりFIFOの深さが1増加します。
Use packets このパラメーターをオンにして、 Avalon® -STデータ・インターフェイスでパケットサポートを有効にします。
Channel width 1-32 channel信号の幅。
Avalon® -STシングルクロックFIFO専用
Use fill level このパラメーターをオンにして、 Avalon® -MMのコントロールおよびステータス・レジスター・インターフェイスを含めます。
Avalon® -STデュアルクロックFIFO専用
Use sink fill level このパラメーターをオンにして、 Avalon® -MMのコントロールおよびステータス・レジスター・インターフェイスを入力クロックドメインに含めます。
Use source fill level このパラメーターをオンにして、 Avalon® -MMのコントロールおよびステータス・レジスター・インターフェイスを出力クロックドメインに含めます。
Write pointer synchronizer length 2–8 書き込みポインター・シンクロナイザー・チェーンの長さ。このパラメーターをより高い値に設定すると、コアのレイテンシーが増加する一方で、メタスタビリティーが向上します。
Read pointer synchronizer length 2–8 読み出しポインター・シンクロナイザー・チェーンの長さ。このパラメーターをより高い値に設定すると、メタスタビリティーが向上します。
Use Max Channel このパラメーターをオンにして、最大チャネル番号を指定します。
Max Channel 1–255 最大チャネル番号。

インテル FPGAデバイスにおけるメタスタビリティーの詳細に関しては、AN 42: Metastability in Intel FPGA devicesを参照してください。

メタスタビリティー解析と同期レジスターチェーンの詳細に関しては、Intel Quartus Prime HandbookのVolume 2で、Area and Timing Optimizationの章を参照してください。