エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

30.3.1.3. 応答ポート

応答ポートは、無効、メモリーマップド、またはストリーミングに設定することができます。メモリーマップド・モードでは、応答情報は Avalon® -MMスレーブポートを介してホストに伝達されます。応答情報はスレーブポートよりも広いため、ホストは2回の読み出し操作を実行してすべての情報を取得する必要があります。
注: 応答スレーブポートの最後のバイトからの読み出しでは、ディスパッチャー・モジュール内の応答バッファーの破壊的な読み出しが実行されます。そのため、ソフトウェアではかならず、最後の応答アドレスを最後に読み出すようにしてください。

応答ポートを Avalon® Streamingソース・インターフェイスにコンフィグレーションしている場合は、メモリーから記述子をプリフェッチできるモジュールに接続します。次の表は、STデータのビットとそれらの説明を示しています。

表 285.  応答ソースポートのビットフィールド
STデータのビット 説明
31 - 0 実際に転送されるバイト [31:0]
39 - 32 エラー [7:0]
40 早期終了
41 転送完了IRQのマスク
49 - 42 エラーIRQのマスク24
50 早期終了IRQのマスク24
51 記述子バッファーのフル25
255 - 52 予約済み
24 割り込みマスクはバッファーされるため、記述子プリフェッチ・ブロックでIRQ信号をアサートできます。
25 組み合わせ信号で、記述子プリフェッチ・ブロックに対し、別の記述子をディスパッチャーの記述子FIFOにコミットするスペースが利用可能であることを通知します。