エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

31.4. パラメーター

表 333.  コンフィグレーション可能なパラメーター
パラメーター 選択可能な値 説明
Transfer mode Memory To Memory
Memory To Stream
Stream To Memory 使用するコンフィグレーション。これらのコンフィグレーションの詳細は、Memory-to-Memoryのコンフィグレーションのセクションを参照してください。
Enable bursting on descriptor read master On/Off このオプションがオンになっている場合、記述子プロセッサー・ブロックでは、記述子をフェッチしメモリーにライトバックする際に Avalon® -MMバーストを使用します。32ビットの読み出しおよび書き込みポートを使用すると、記述子プロセッサー・ブロックは、8つの個別のシングルワード・トランザクションではなく、8ワードのバーストを実行することにより、256ビットの記述子をフェッチすることができます。
Allow unaligned transfers On/Off このオプションがオンになっている場合、コアはワードにアライメントされていないアドレスへのアクセスを許可します。このオプションはバースト転送には適用されません。

アライメントされていない転送には追加のロジックが必要ですが、システムのパフォーマンスに悪影響をおよぼす可能性があります。

Enable burst transfers On/Off このオプションをオンにすると、バースト読み出しおよびバースト書き込みが有効になります。
Read burstcount signal width 1-16 読み出しburstcount信号の幅。この値は、最大バースト読み出しサイズを決定します。
Write burstcount signal width 1-16 書き込みburstcount信号の幅。この値は、最大バースト書き込みサイズを決定します。
Data width 8、16、32、64 Avalon® -MM読み出しおよび書き込みポートのビット単位のデータ幅。
Source error width 0-7 Avalon® -STソースポートのerror信号の幅。
Sink error width 0–7 Avalon® -STシンクポートのerror信号の幅。
Data transfer FIFO depth 2、4、8、16、32、64 Memory-to-Memoryのコンフィグレーションで、バースト転送が無効になっている場合の内部データFIFOの深さ。

SG-DMAコントローラー・コアにはシステム内のほとんどのコンポーネントよりも高い優先順位 (より小さいIRQ値) を指定し、高いスループットを確保する必要があります。