エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

7.4. インターフェイス信号

表 28.  インターフェイス信号
信号名 幅 (ビット) 方向 説明
クロック・インターフェイス
clk 1 入力 入力クロック信号
リセット・インターフェイス
reset_n 1 入力 同期リセット信号
Avalon® -MMスレーブ・インターフェイス 6
avmm_read 1 入力 この信号を使用し、ステータスレジスター、エラーレジスター、ポステッドRX FIFOまたはノンポステッドRX FIFOからの読み出しを有効にします。
avmm_readdata[31:0] 32 出力 この信号を使用し、ステータスレジスター、エラーレジスター、ポステッドRX FIFOまたはノンポステッドRX FIFOから読み出します。
avmm_write 1 入力 この信号を使用し、ポステッドTX FIFOまたはノンポステッドTX FIFOへの書き込みを有効にします。
avmm_writedata[31:0] 32 入力 この信号を使用し、ポステッドTX FIFOまたはノンポステッドTX FIFOにデータを書き込みます。
avmm_address[4:0] 5 入力 Avalonアドレスは、それぞれのレジスター/FIFOにアクセスするためのアドレスを決定します。
割り込み信号
irq 1 出力 割り込み信号は、ステータスレジスターの更新を反映します。また、エラー・レジスター・ビットがアサートされるとトリガーされます。
eSPIインターフェイス
espi_clk 1 入力 eSPIシリアルクロック信号。

周波数範囲: 20MHzから66MHz。

espi_reset_n 1 入力 eSPIリセット信号
espi_cs_n 1 入力 eSPIチップセレクト信号
espi_data[1:0]/[3:0] 2または4 入力/出力 eSPI双方向データバス。データバスのコンフィグレーションは、eSPI Mode of Operationパラメーターで決まります。
  • 2ビット・データ・バス
    • Single I/O
    • Single and Dual I/O
  • 4ビット・データ・バス
    • Single and Quad I/O
    • Single, Dual and Quad I/O
espi_alert_n 1 出力 eSPIアラート信号
コンジット
slp_s5_n 1 出力 S5スリープ制御信号は、重要ではないシステムへの電源をS5で遮断する必要がある際に送信されます。
slp_s4_n 1 出力 S4スリープ制御信号は、重要ではないシステムへの電源をS4で遮断する必要がある際に送信されます。
slp_s3_n 1 出力 S3スリープ制御信号は、重要ではないシステムへの電源をS3で遮断する必要がある際に送信されます。
slp_a_n 1 出力 スリープA信号を使用し、 インテル® MEがオンになっている場合にSXプラットフォームで電源が必要なASWをサポートします。
slp_lan_n 1 出力 LANサブシステムのスリープ制御信号は、外部有線LAN PHYへの電源を遮断できる際に送信されます。
slp_wlan_n 1 出力 無線LANサブシステムのスリープ制御信号は、外部無線LAN PHYへの電源を遮断できる際に送信されます。
sus_stat_n 1 出力 サスペンドステータス信号は、システムが低電力状態に入る前に送信されます。
sus_pwrdn_ack 1 出力 サスペンド・パワーダウン肯定応答信号
sus_warn_n 1 出力 サスペンド警告信号
oob_rst_warn 1 出力 マスターは、OOBプロセッサーがリセットされる前にこの信号を送信します。
host_rst_warn 1 出力 マスターは、ホストがリセットされる前にこの信号を送信します。
smiout_n 1 出力 マスターはこの信号を送信し、SMIイベントの発生を示します。
nmiout_n 1 出力 マスターはこの信号を送信し、NMIイベントの発生を示します。
host_c10 1 出力 ホストCPUがディープ・パワーダウン状態C10以上になったことを示します。
pch_to_ec[7:0] 8 出力 プラットフォーム・コントローラー・ハブ (eSPIマスター) からeSPIスレーブIPへの8つの独立した仮想ワイヤー・プレースホルダー。
ec_to_pch[7:0] 8 入力 eSPIスレーブIPからプラットフォーム・コントローラー・ハブ (eSPIマスター) への8つの独立した仮想ワイヤー・プレースホルダー。
sus_ack_n 1 入力 サスペンド肯定応答信号
oob_rst_ack 1 入力 OOBリセット肯定応答信号
wake_n 1 入力 この信号は、任意のイベントでホストをSxからウェイクアップします。また、LIDスイッチまたはAC挿入イベントでウェイクアップすることもできます。
pme_n 1 入力 この信号は、PCIで定義されるPMEを介してホストをSxからウェイクアップします。
sci_n 1 入力 汎用アラート信号です。これにより、OSはACPIメソッドを呼び出します。
smi_n 1 入力 汎用アラート信号です。これにより、BIOSはSMIコードを呼び出します。
rcin_n 1 入力 キーボード・コントローラーに代わりCPUリセットを要求します。
host_rst_ack 1 入力 ホストリセット肯定応答信号
slave_boot_load_done 1 入力 ブートロードの完了を示します。
slave_boot_load_status 1 入力 ブートロードのステータスを示します。
pc_port<n>_<direction>[(m-1):0] m = 8/16/32 入力/出力 コンフィグレーション可能なデータ幅と方向を備えるペリフェラル・チャネルIOポート。

n = 00からA0までのコンフィグレーション可能な値。

例: pc_port80_out[15:0]

rsmrst_n 1 入力 この信号は、仮想ワイヤー・インデックスの一部に入力リセットを提供します。
6 Avalon® -MMインターフェイスを使用し、Avalonアドレスが00hに設定されているステータスレジスター、およびAvalonアドレスが04hに設定されているPCチャネルのFIFOにアクセスします。