Nios II Gen2 プロセッサー・リファレンス・ガイド

ID 683836
日付 10/28/2016
Public
ドキュメント目次

3.2.3.2. 物理メモリーアドレス空間

4 GB 物理メモリーは、低メモリーと高メモリーに分割されます。最も低い ½ GB の物理アドレススペースは低メモリーです。上位 3½ GB の物理アドレス空間は高メモリーです。
図 4. 物理メモリーの分割

高物理メモリーは、TLB を介してのみアクセスできます。低メモリー (29 ビット以下 ) の物理アドレスは、TLB を介して、または TLB をバイパスすることでアクセスできます。TLB をバイパスする場合、32 ビットの仮想アドレスの上位 3 ビットをクリアーすることで、29 ビットの物理アドレスが計算されます。

注: 正常に機能するには、ハードウェアが仮想アドレスをカーネル・パーティションに正しくマップできるように、すべての例外ベクターの基本物理アドレス ( リセット、一般例外、ブレーク、および高速 TLB ミス ) が低物理メモリーを指している必要があります。Qsys の Nios II Processor パラメーター・エディターでは、物理メモリーが不足しているアドレスを選択できません。