インテルのみ表示可能 — GUID: iga1409765307054
Ixiasoft
インテルのみ表示可能 — GUID: iga1409765307054
Ixiasoft
8.5.89. stw / stwio
命令 | メモリーまたはペリフェラル I/O へのワードのストアー |
演算 | Mem32[rA + σ(IMM16)] ← rB |
アセンブラー構文 | stw rB, byte_offset(rA) stwio rB, byte_offset(rA) |
例 | stw r6, 100(r5) |
説明 | rA の値と命令の符号付き 16 ビット即値の合計で指定される有効なバイトアドレスを計算する。rB を有効なバイトアドレスで指定されたメモリー位置に格納する。有効なバイトアドレスはワード・アライメントされる必要がある。バイトアドレスが 4 の倍数でない場合、演算は未定義である。 |
使用法 | データキャッシュを備えたプロセッサーでは、この命令は Avalon-MM データ転送を即座に生成しない。ペリフェラル I/O ではstwio命令を使用する必要がある。データキャッシュを備えたプロセッサーでは、stwioはキャッシュをバイパスし、Avalon-MM バスサイクルの生成が保証されている。データキャッシュがないプロセッサーでは、stwioはstwのように動作する。 |
例外 | スーパーバイザー専用データアドレス ミスアライメント・データ・アドレス TLB 許可違反 ( 書き込み ) 高速 TLB ミス ( データ ) ダブル TLB ミス ( データ ) MPU 領域違反 ( データ ) |
命令型 | I |
命令フィールド | A = オペランド rA のレジスター・インデックス B = オペランド rB のレジスター・インデックス IMM16 = 16 ビットの符号付き即値 |
ビットフィールド | |||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 |
A | B | IMM16 | |||||||||||||
15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
IMM16 | 0x15 |
ビットフィールド | |||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 |
A | B | IMM16 | |||||||||||||
15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
IMM16 | 0x35 |