Nios® V プロセッサー・ソフトウェア開発者ハンドブック

ID 743810
日付 7/08/2024
Public
ドキュメント目次

14.3.2. コントロール・ブロック・ベースのデバイスにおけるアクティブ・シリアル・コンフィグレーション・フラッシュ

コントロール・ブロック・ベースのデバイスにおけるアクティブ・シリアル・コンフィグレーション・フラッシュでは、ファイルシステムを読み込むにはプロセッサーシステムで汎用シリアル・フラッシュ・インターフェイス Intel® FPGA IP をインスタンス化する必要があります。

Convert Programming File で JIC 生成中、次の設定を使用することで Hex Data として HEX ファイルを添付することができます。

  • 指定された開始アドレスを持つ 相対アドレッシング (メモリー・ベースアドレスからのオフセット)
  • ビッグ・エンディアン
JIC ファイルは、 Quartus® Prime Programmer を使用してプログラミングすることができます。
図 26. 変換プログラミング・ファイルとしての HEX ファイルシステムの添付
注: BSP Editor におけるメモリー・ベースアドレスからのオフセット は、0x2000000 であると想定します。