インテルのみ表示可能 — GUID: cko1716969244248
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: cko1716969244248
Ixiasoft
6.2.3.4. 結果の分析
Signal Tapロジック・アナライザーでは、キャプチャーした Nios® Vプロセッサー・トレースデータを表示することができます。このセクションでは、キャプチャー後のいくつかの機能を説明します。次の図は、Signal Tapロジック・アナライザーで取得したデータ例になります。この例では、Mステージをトリガーステージとしています。
図 111. 取得データ
この例で示しているプロセッサーのパイプライン動作は、MステージのプログラムカウンターとMステージの有効命令をトリガー条件としています。クロックサイクルの経過ごとに、アドレス314hからの命令がDステージ、Eステージ、およびM ステージに入ります。