Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブック

ID 726952
日付 7/08/2024
Public
ドキュメント目次

2.1.1.2.4. CPU Architecture

表 8.  CPU Architectureタブのパラメーター
CPU Architecture 詳細
Enable Pipelining in CPU
  • このオプションを有効にすると、パイプライン化された Nios® V/mプロセッサーがインスタンス化されます。
    • IPCは高くなりますが、ロジック領域が大きくなり、Fmax周波数も低くなります。
  • このオプションを無効にすると、パイプライン化されていない Nios® V/mプロセッサーがインスタンス化されます。
    • Nios® V/cプロセッサーと同様のコア性能を備えます。
    • デバッグと割り込み機能をサポートします。
    • ロジック領域は小さくなり、Fmax周波数は高くなりますが、IPCが低くなります。
mhartid CSR value
  • デフォルトでは、Hart IDレジスター (mhartid) の値は0です。
  • 0から4094の範囲の値を割り当てます。
  • インテル FPGA Avalon® ミューテックス・コアHAL APIと互換性があります。