インテルのみ表示可能 — GUID: ahm1716970742855
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: ahm1716970742855
Ixiasoft
6.2.3.2.3. トリガー条件の指定
標準的なSignal Tapロジック・アナライザーのトリガー条件はハードウェアまたはロジックのイベントとして記述されますが、 Nios® Vプロセッサー・システムのトリガー条件は命令アドレス (プログラムカウンター) として記述されます。Signal Tapロジック・アナライザーは、プログラム実行時に、指定されている命令アドレスに Nios® Vプロセッサーが到達するとトリガーします。