インテルのみ表示可能 — GUID: mfj1699586609609
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: mfj1699586609609
Ixiasoft
8.2.6.3. デバイスのプログラミング
Nios® Vプロセッサー・ベースのシステムをFPGAにプログラムしてアプリケーションを実行するには、 Quartus® Primeプログラマー・ツールを使用します。
- Nios® VプロセッサーをFPGAデバイス内に作成するには、次のコマンドで .sof ファイルをボードにプログラムします。
表 49. コマンド オペレーティング·システム コマンド Windows* quartus_pgm -c 1 -m JTAG -o p;<SOF File>@1
Linux* quartus_pgm -c 1 -m JTAG -o p\;<SOF File>@1
注:- -c 1 は、ホスト・コンピューターに接続しているケーブルの番号です。
- @1 は、JTAGチェーンのデバイス・インデックスで、お使いのボードによって異なる場合があります。
- niosv-download コマンドを使用して、.elf をダウンロードします。
niosv-download -g <elf file>
- JTAG UARTターミナルを使用して、 Nios® Vプロセッサー・システムの stdout と stderr を出力します。
juart-terminal