Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブック

ID 726952
日付 7/08/2024
Public
ドキュメント目次

8.3.6.3. デバイスのプログラミング

Nios® Vプロセッサー・ベースのシステムをFPGAにプログラムしてアプリケーションを実行するには、 Quartus® Primeプログラマー・ツールを使用します。
  1. Nios® VプロセッサーをFPGAデバイス内に作成するには、次のコマンドで .sof ファイルをボードにプログラムします。
    表 52.  コマンド
    オペレーティング·システム コマンド
    Windows*
    quartus_pgm -c 1 -m JTAG -o p;<SOF File>@1
    Linux*
    quartus_pgm -c 1 -m JTAG -o p\;<SOF File>@1
    注:
    • -c 1 は、ホスト・コンピューターに接続しているケーブルの番号です。
    • @1 は、JTAGチェーンのデバイス・インデックスで、お使いのボードによって異なる場合があります。
  2. niosv-download コマンドを使用して、.elf をダウンロードします。
    niosv-download -g <elf file> 
  3. JTAG UARTターミナルを使用して、 Nios® Vプロセッサー・システムの stdout と stderr を出力します。
    juart-terminal