インテルのみ表示可能 — GUID: jfl1694050847112
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: jfl1694050847112
Ixiasoft
4.7.1. TCMからの Nios® Vプロセッサー・アプリケーションのインプレース実行
密結合メモリーは、FPGAコンフィグレーション時に Nios® Vプロセッサー・アプリケーション・イメージからのデータで初期化されます。このデータは、FPGAコンフィグレーション・ビットストリームに組み込まれます。このプロセスではブートコピアーが不要になります。 Nios® Vプロセッサー・アプリケーションはシステムリセット時にすでに配置されています。
図 78. FPGAデバイスをQSPIフラッシュからコンフィグレーションする場合におけるTCMからの Nios® Vアプリケーションのインプレース実行
図 79. デザイン、コンフィグレーション、およびブートフロー