インテルのみ表示可能 — GUID: lvu1698919454481
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: lvu1698919454481
Ixiasoft
8.3.4. ハードウェア・デザインファイル
CRC Custom Instruction Design on Nios® V/g processor は、プラットフォーム・デザイナーを使用して開発されます。ハードウェア・ファイルは、build_sof.py Pythonスクリプトを使用して生成することができます。
デザイン例の構成は次のとおりです。
- Nios® V Processor Intel® FPGA IP
- On-Chip Memory II Intel® FPGA IP
- JTAG UART Intel® FPGA IP
- CRCプロセシング・エンジン
図 139. デザイン例のブロック図