インテルのみ表示可能 — GUID: yip1647583071946
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: yip1647583071946
Ixiasoft
2.3.3. オンチップメモリーのコンフィグレーション - RAMまたはROM
インテルFPGAオンチップメモリーIPはRAMまたはROMとしてコンフィグレーションすることができます。
- RAMは読み出しおよび書き込み機能を提供し、揮発性です。オンチップRAMから Nios® Vプロセッサーをブートする場合は、ランタイム時にリセットが発生した場合でも、ブート内容が保持され、破損しないようにする必要があります。
- Nios® VプロセッサーをROMからブートする場合は、 Nios® Vプロセッサーのソフトウェア・バグによってオンチップメモリーの内容が誤って上書きされることはありません。したがって、ブート・ソフトウェアの破損リスクが軽減されます。