インテルのみ表示可能 — GUID: ouv1638425643189
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: ouv1638425643189
Ixiasoft
2.2.3. インテルFPGAデザインの制約
適切なインテルFPGAシステムのデザインにはデザイン制約が含まれており、それによってデザインがタイミング・クロージャーやその他のロジック制約の要件を満たすことを保証します。 Quartus® Prime開発ソフトウェアまたはサードパーティーのEDAプロバイダーが提供するツールを使用してインテルFPGAデザインを明示的に制約し、これらの要件を満たす必要があります。 Quartus® Prime開発ソフトウェアでは、コンパイル段階で提供される制約を使用して、最適な配置結果を導出します。