インテルのみ表示可能 — GUID: lji1638420638021
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: lji1638420638021
Ixiasoft
2.2. プラットフォーム・デザイナー・システムの Quartus® Primeプロジェクトへの統合
Nios® Vシステムのデザインをプラットフォーム・デザイナーで生成したら、次のタスクを実行して Nios® Vシステムモジュールを Quartus® Prime FPGAデザイン・プロジェクトに統合します。
- Nios® Vシステムモジュールを Quartus® Primeプロジェクトでインスタンス化
- Nios® Vシステムモジュールからの信号をFPGAロジックの他の信号に接続
- 物理的なピンの位置を割り当て
- FPGAデザインを制約