インテルのみ表示可能 — GUID: dmt1638409879623
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: dmt1638409879623
Ixiasoft
2.1. プラットフォーム・デザイナーでの Nios® Vプロセッサー・システム・デザインの作成
Quartus® Prime開発ソフトウェアには、プラットフォーム・デザイナー・システム統合ツールが含まれており、 Nios® VプロセッサーIPコアおよびその他のIPをインテルFPGAシステムデザインに定義および統合するタスクを単純にしています。プラットフォーム・デザイナーでは、指定されているハイレベルの接続からインターコネクト・ロジックを自動的に作成します。インターコネクトの自動化により、システムレベルのHDL接続を指定する時間のかかる作業が不要になります。
システムのハードウェア要件を分析したら、 Quartus® Primeを使用して、システムに必要な Nios® Vプロセッサー・コア、メモリー、およびその他のコンポーネントを指定します。プラットフォーム・デザイナーでは、コンポーネントをハードウェア・システムに統合するインターコネクト・ロジックを自動的に生成します。