インテルのみ表示可能 — GUID: dcy1638694505485
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: dcy1638694505485
Ixiasoft
6.6.2. プラットフォーム・デザイナーでのシミュレーション環境のセットアップと生成
シミュレーション・ファイルを生成するには、次の手順を行います。
- Quartus Prime 開発ソフトウェアを起動し、Tools メニューから Platform Designer を開きます。
- <your project design>.qsys ファイルを開きます。
注: シミュレーション・モデルを生成する前に、プラットフォーム・デザイナー・システムのビルドが完了していることを確認します。
- Platform Designer で、Generate > Generate Testbench System の順に進みます。
- Generation ウィンドウで、次のパラメーターを示されている値に設定します。
- Create testbench Platform Designer system - Standard, BFMs for standard Platform Designer interfaces
注意: システムにクロックとリセット以外のエクスポートされているポートがある場合は、Standard, BFMs for standard Avalon interfacesを選択します。
- Create testbench simulation model - Verilog
- Use multiple processors for faster IP generation (when available) を選択します。
- Create testbench Platform Designer system - Standard, BFMs for standard Platform Designer interfaces
- Generate をクリックし、プロンプトが表示されたら、Save をクリックします。
図 112. テストベンチの生成
