Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブック

ID 726952
日付 7/08/2024
Public
ドキュメント目次

4.5. コンフィグレーションQSPIフラッシュからの Nios® Vプロセッサーのブート

Nios® Vプロセッサーは、Active Serialコンフィグレーション・モードにおいて、コンフィグレーションQSPIフラッシュを使用した次の2つのブートオプションをサポートします。

  • コンフィグレーションQSPIフラッシュから Nios® Vプロセッサー・アプリケーションをインプレース実行
  • ブートコピアーを使用して、 Nios® Vプロセッサー・アプリケーションをコンフィグレーションQSPIフラッシュからRAMにコピー
表 26.  それぞれのブートオプションでサポートされるフラッシュメモリー
サポートされるブートメモリー Nios Vのブート方法 アプリケーションのランタイム位置 ブートコピアー
コントロール・ブロックベースのデバイス 3 (Generic Serial Flash Interface Intel® FPGA IPを使用)

Nios Vプロセッサー・アプリケーションをコンフィグレーションQSPIフラッシュからインプレース実行

コンフィグレーションQSPIフラッシュ (XIP) + OCRAM/外部RAM (書き込み可能なデータセクションに使用) alt_load() 関数
ブートコピアーを使用して、Nios Vプロセッサー・アプリケーションをコンフィグレーションQSPIフラッシュからRAMにコピー OCRAM/外部RAM GSFI経由のブートローダー
SDMベースのデバイス 3 (Mailbox Client Intel® FPGA IPを使用) ブートコピアーを使用して、Nios Vプロセッサー・アプリケーションをコンフィグレーションQSPIフラッシュからRAMにコピー OCRAM/外部RAM SDM経由のブートローダー
3 デバイスリストに関しては、AN 980: Nios® V Processor Quartus® Prime Software Support を参照してください。