インテルのみ表示可能 — GUID: izi1638888032251
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: izi1638888032251
Ixiasoft
4.5.1.3. GSFI経由のブートローダー・デザイン例
GSFI経由のブートローダー・デザイン例は、 インテル® FPGA Design Storeからダウンロードすることができます。デザイン例は、 Arria® 10 SoC開発キットに基づいています。提供されているスクリプトを使用してハードウェアとソフトウェアのデザインが生成され、それぞれSRAM Object File (.sof) およびJTAG Indirect Configuration (.jic) ファイルとしてデバイスにプログラムされます。
次の手順に従い、GSFI経由のブートローダー・デザイン例を生成します。
- インテル® FPGA Design Storeを開きます。
- Arria10 - Bootloader GSFI Design パッケージを検索します。
- タイトルのリンクをクリックします。
- Software License Agreement に同意します。
- ホストマシンの Quartus® Prime開発ソフトウェアのバージョンに応じてパッケージをダウンロードします。
- ダブルクリックして top.par ファイルを実行します。
- PARファイルを実行したら、top_project フォルダーがデフォルトで作成されます。
- top_project を開き、readme.txt で手順を確認します。
ファイル | 詳細 |
---|---|
hw/ | ハードウェア・プロジェクトの実行に必要なファイルが含まれています。 |
ready_to_test/ | ターゲット・ハードウェアでデザインを実行するための、ビルド済みハードウェアおよびソフトウェア・バイナリーが含まれています。このパッケージでは、ターゲット・ハードウェアは Arria® 10 SoC開発キットです。 |
scripts/ | デザインをビルドするためのスクリプトで構成されています。 |
sw/ | ソフトウェア・アプリケーション・ファイルが含まれています。 |
readme.txt | ビルド済みバイナリーを適用する、もしくはバイナリーを最初からリビルドするための説明と手順が含まれています。 |
図 44. GSFI経由のブートローダー・デザイン例
図 45. JUARTターミナルの出力
- 最初に、ウィンドウには次のメッセージが表示されます。
- 最後に、ウィンドウには次のメッセージが表示されます。