Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブック

ID 726952
日付 7/08/2024
Public
ドキュメント目次

4.5.1.3. GSFI経由のブートローダー・デザイン例

注: Quartus® Primeスタンダード・エディションに関しては、 Quartus® Prime開発ソフトウェアのサポートの項を参照し、デザイン例を生成してください。
GSFI経由のブートローダー・デザイン例は、 インテル® FPGA Design Storeからダウンロードすることができます。デザイン例は、 Arria® 10 SoC開発キットに基づいています。提供されているスクリプトを使用してハードウェアとソフトウェアのデザインが生成され、それぞれSRAM Object File (.sof) およびJTAG Indirect Configuration (.jic) ファイルとしてデバイスにプログラムされます。

次の手順に従い、GSFI経由のブートローダー・デザイン例を生成します。

  1. インテル® FPGA Design Storeを開きます。
  2. Arria10 - Bootloader GSFI Design パッケージを検索します。
  3. タイトルのリンクをクリックします。
  4. Software License Agreement に同意します。
  5. ホストマシンの Quartus® Prime開発ソフトウェアのバージョンに応じてパッケージをダウンロードします。
  6. ダブルクリックして top.par ファイルを実行します。
  7. PARファイルを実行したら、top_project フォルダーがデフォルトで作成されます。
  8. top_project を開き、readme.txt で手順を確認します。
表 27.  デザイン例のファイルの詳細
ファイル 詳細
hw/ ハードウェア・プロジェクトの実行に必要なファイルが含まれています。
ready_to_test/ ターゲット・ハードウェアでデザインを実行するための、ビルド済みハードウェアおよびソフトウェア・バイナリーが含まれています。このパッケージでは、ターゲット・ハードウェアは Arria® 10 SoC開発キットです。
scripts/ デザインをビルドするためのスクリプトで構成されています。
sw/ ソフトウェア・アプリケーション・ファイルが含まれています。
readme.txt ビルド済みバイナリーを適用する、もしくはバイナリーを最初からリビルドするための説明と手順が含まれています。

図 44. GSFI経由のブートローダー・デザイン例
図 45. JUARTターミナルの出力
  1. 最初に、ウィンドウには次のメッセージが表示されます。
  2. 最後に、ウィンドウには次のメッセージが表示されます。