インテルのみ表示可能 — GUID: sss1690788282636
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: sss1690788282636
Ixiasoft
7.3.2.1. プラットフォーム・デザイナー・システムの作成
- Nios® Vプロセッサーと次のペリフェラルをプラットフォーム・デザイナー・システムに追加します。
- Nios® V/m Processor Intel® FPGA IP
- On-Chip Memory (RAM) Intel® FPGA IP
- JTAG UART Intel® FPGA IP
- Mailbox Client Intel® FPGA IP
- JTAG to Avalon Master Bridge Intel® FPGA IP
図 118. プラットフォーム・デザイナー・システムにおける接続 - Nios® Vプロセッサーの Parameters タブで、次の内容を行います。
- Enable Debug 機能を有効にします。
- Reset Agent をOCRAMに設定します。
図 119. Nios® V Processor Intel® FPGA IPのパラメーター・エディター - On-Chip Memory (RAM or ROM) Intel FPGAのParametersタブにある Total memory size ボックスで、次のようにメモリーサイズを指定します。
- アプリケーション・システムには1Mバイト
- ファクトリー・システムには6Mバイト
- Initialize memory content および Enable non-default initialization file を有効にして、OCRAMを app.hex にします。
図 120. On-Chip Memory Intel FPGA IPのパラメーター・エディター
- Generate HDL をクリックすると、Generationダイアログボックスが表示されます。
- 出力ファイルの生成オプションを指定し、Generate をクリックします。