Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブック

ID 726952
日付 7/08/2024
Public
ドキュメント目次

7.3.2.1. プラットフォーム・デザイナー・システムの作成

  1. Nios® Vプロセッサーと次のペリフェラルをプラットフォーム・デザイナー・システムに追加します。
    • Nios® V/m Processor Intel® FPGA IP
    • On-Chip Memory (RAM) Intel® FPGA IP
    • JTAG UART Intel® FPGA IP
    • Mailbox Client Intel® FPGA IP
    • JTAG to Avalon Master Bridge Intel® FPGA IP
    図 118.  プラットフォーム・デザイナー・システムにおける接続
  2. Nios® Vプロセッサーの Parameters タブで、次の内容を行います。
    • Enable Debug 機能を有効にします。
    • Reset Agent をOCRAMに設定します。
    図 119.  Nios® V Processor Intel® FPGA IPのパラメーター・エディター
  3. On-Chip Memory (RAM or ROM) Intel FPGAのParametersタブにある Total memory size ボックスで、次のようにメモリーサイズを指定します。
    • アプリケーション・システムには1Mバイト
    • ファクトリー・システムには6Mバイト
  4. Initialize memory content および Enable non-default initialization file を有効にして、OCRAMを app.hex にします。
    図 120. On-Chip Memory Intel FPGA IPのパラメーター・エディター
  5. Generate HDL をクリックすると、Generationダイアログボックスが表示されます。
  6. 出力ファイルの生成オプションを指定し、Generate をクリックします。