インテルのみ表示可能 — GUID: mbr1712203939114
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: mbr1712203939114
Ixiasoft
2.4.1. システムクロック
すべての Nios® Vプロセッサー・システムでクロック制約を指定することはシステムデザインにおいて考慮すべき重要な内容であり、正確性と決定論的な動作を得るうえで必要です。 Quartus® Primeのタイミング・アナライザーでは、業界標準の制約、解析、レポート手法を使用してスタティック・タイミング解析を実行し、デザイン内のすべてのロジックのタイミング・パフォーマンスを検証します。
基本的な100MHzクロック (50/50デューティー・サイクル)
#************************************************************** # Create 100MHz Clock #************************************************************** create_clock -name {clk} -period 10 [get_ports {clk}]