Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブック

ID 726952
日付 7/08/2024
Public
ドキュメント目次

2.1.2. システム・コンポーネント・デザインの定義

プラットフォーム・デザイナーを使用して、 Nios® Vプロセッサー・システムのハードウェア特性を定義し、必要なコンポーネントを追加します。次の図は、基本的な Nios® Vプロセッサー・システムのデザインに次のコンポーネントが含まれています。

  • Nios® Vプロセッサー・コア
  • オンチップメモリー
  • JTAG UART
  • インターバル・タイマー (オプション) 1

新しいオンチップメモリーをプラットフォーム・デザイナー・システムに追加する場合は、Sync System Infos を実行して追加メモリー・コンポーネントをリセットで反映します。もしくは、プラットフォーム・デザイナーAuto Sync を有効にして、最新のコンポーネントの変更を自動的に反映します。

図 9. プラットフォームデザイナーにおける Nios® Vプロセッサーと他のペリフェラルの接続例

また、プラットフォーム・デザイナー・システムでは、コンジットとしてエクスポートする操作ピンを定義する必要があります。例えば、適切なFPGAシステムの操作ピンのリストは次のようになります。ただし、これに限定されるわけではありません。

  • クロック
  • リセット
  • I/O信号
1 プラットフォーム・デザイナーでは、オプションで、Nios Vの内部タイマー機能を使用して外部インターバル・タイマーを置き換えることができます。