Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブック

ID 726952
日付 7/08/2024
Public
ドキュメント目次

2.1.1.3.6. CPU Architecture

表 14.  CPU Architectureのパラメーター
CPU Architectureタブ 詳細
Enable Floating Point Unit
  • このオプションを有効にすると、プロセッサー・コアに浮動小数点ユニット (「F」拡張) が追加されます。
mhartid CSR value
  • デフォルトでは、Hart IDレジスター (mhartid) の値は0です。
  • 0から4094の範囲の値を割り当てます。
  • インテル FPGA Avalon® ミューテックス・コアHAL APIと互換性があります。