インテルのみ表示可能 — GUID: oxk1484328110710
Ixiasoft
2.3.1. プロトコルのプリセット
2.3.2. GXTチャネル
2.3.3. GeneralパラメーターおよびDatapathパラメーター
2.3.4. PMAパラメーター
2.3.5. PCS-Core Interfaceパラメーター
2.3.6. Analog PMA Settingsパラメーター
2.3.7. Enhanced PCSパラメーター
2.3.8. Standard PCSパラメーター
2.3.9. PCS Direct Datapathパラメーター
2.3.10. Dynamic Reconfigurationパラメーター
2.3.11. Generation Optionsパラメーター
2.3.12. PMA、キャリブレーション、およびリセットポート
2.3.13. PCS-Core Interfaceポート
2.3.14. エンハンストPCSポート
2.3.15. 標準PCSポート
2.3.16. トランシーバーPHY PCS-to-Coreインターフェイスのリファレンス・ポート・マッピング
2.3.17. IPコアファイルの位置
2.5.1.1. PIPE用トランシーバー・チャネルのデータパス
2.5.1.2. サポートされているPIPE機能
2.5.1.3. PIPE Gen1、Gen2、Gen3モードでのTX PLLの接続方法
2.5.1.4. インテルStratix 10トランシーバーでのPCI Express (PIPE) の実装方法
2.5.1.5. PIPE用のネイティブPHY IPコアのパラメーター設定
2.5.1.6. PIPE用fPLL IPコアのパラメーター設定
2.5.1.7. PIPE用ATX PLL IPコアのパラメーター設定
2.5.1.8. PIPE用ネイティブPHY IPコアのポート
2.5.1.9. PIPE用fPLLポート
2.5.1.10. PIPE用のATX PLLのポート
2.5.1.11. TXディエンファシスのプリセットマッピング
2.5.1.12. PIPEコンフィグレーションにおけるチャネルの配置方法
2.5.1.13. Gen3のリンク・イコライゼーション
2.5.1.14. タイミング・クロージャーに関する推奨事項
3.1. PLL
3.2. 入力リファレンス・クロック・ソース
3.3. トランスミッター・クロック・ネットワーク
3.4. クロック生成ブロック
3.5. FPGAファブリック-トランシーバー間のインターフェイス・クロッキング
3.6. ダブルレート転送モード
3.7. トランスミッター・データパス・インターフェイスのクロッキング
3.8. レシーバー・データパス・インターフェイスのクロッキング
3.9. チャネル・ボンディング
3.10. PLLカスケード・クロック・ネットワーク
3.11. PLLおよびクロック・ネットワークの使用
3.12. PLLおよびクロック・ネットワークの改訂履歴
5.2.2.1. RXギアボックス、RXビットスリップ、および極性反転
5.2.2.2. ブロック・シンクロナイザー
5.2.2.3. Interlakenディスパリティー・チェッカー
5.2.2.4. デスクランブラー
5.2.2.5. Interlakenフレーム・シンクロナイザー
5.2.2.6. 64B/66Bデコーダーおよびレシーバー・ステートマシン (RX SM)
5.2.2.7. 10GBASE-Rビットエラー・レート (BER) チェッカー
5.2.2.8. Interlaken CRC-32チェッカー
5.2.2.9. RX PCS FIFO
5.2.2.10. RX Core FIFO
6.1. チャネルおよびPLLブロックのリコンフィグレーション
6.2. リコンフィグレーション・インターフェイスとの相互作用
6.3. 複数のリコンフィグレーション・プロファイル
6.4. アービトレーション
6.5. ダイナミック・リコンフィグレーションにおける推奨事項
6.6. ダイナミック・リコンフィグレーション実行の手順
6.7. ダイレクト・リコンフィグレーション・フロー
6.8. Native PHY IPまたはPLL IPコア・ガイド・リコンフィグレーション・フロー
6.9. 特殊なケースでのリコンフィグレーション・フロー
6.10. アナログPMA設定の変更
6.11. ポートおよびパラメーター
6.12. 複数のIPブロックにわたってマージするダイナミック・リコンフィグレーション・インターフェイス
6.13. エンベデッド・デバッグ機能
6.14. タイミング・クロージャーに関する推奨事項
6.15. サポートされない機能
6.16. トランシーバー・レジスター・マップ
6.17. リコンフィグレーション・インターフェイスおよびダイナミック・リコンフィグレーションの改訂履歴
7.5.1. デュプレックス・チャネルのリキャリブレーション (PMA TXおよびPMA RXの両方)
7.5.2. デュプレックス・チャネルでのみのPMA RXのリキャリブレーション
7.5.3. デュプレックス・チャネルでのみのPMA TXのリキャリブレーション
7.5.4. シンプレックスTXの同じ物理チャネルへのマージなしのPMAシンプレックスRXのリキャリブレーション
7.5.5. シンプレックスRXの同じ物理チャネルへのマージなしのPMAシンプレックスTXのリキャリブレーション
7.5.6. シンプレックスTXがマージされた物理チャネルでのPMAシンプレックスRXのみのリキャリブレーション
7.5.7. シンプレックスRXがマージされた物理チャネルでのPMAシンプレックスTXのみのリキャリブレーション
7.5.8. fPLLのリキャリブレーション
7.5.9. ATX PLLのリキャリブレーション
7.5.10. TX PLLとして使用する場合のCMU PLLのリキャリブレーション
インテルのみ表示可能 — GUID: oxk1484328110710
Ixiasoft
2.5.1.7. PIPE用ATX PLL IPコアのパラメーター設定
この項には、このプロトコル用の推奨パラメーター値を掲載しています。パラメーター値の範囲全体については、インテルStratix 10 Lタイル/Hタイルのトランシーバー・ネイティブPHY IPコアの使用を参照してください。
パラメーター | Gen1 PIPE | Gen2 PIPE | Gen3 PIPE |
---|---|---|---|
Message level for rule violations | Error | Error | Error |
Protocol mode | PCIe Gen 1 | PCIe G2 | PCIe G3 |
Bandwidth | Low、medium、high | Low、medium、high | Low、medium、high |
Number of PLL reference clocks | 1 | 1 | 1 |
Selected reference clock source | 0 | 0 | 0 |
VCCR_GXB and VCCT_GXB supply voltage for the transceiver | 1_0V、 1_1V | 1_0V、 1_1V | 1_0V、 1_1V |
Primary PLL clock output buffer | GX clock output buffer | GX clock output buffer | GX clock output buffer |
Enable GX clock output port (tx_serial_clk) | On | On | On |
Enable GXT clock output port to above ATX PLL (gxt_output_to_abv_atx) | Off | Off | Off |
Enable GXT clock output port to below ATX PLL (gxt_output_to_blw_atx) | Off | Off | Off |
Enable GXT local clock output porttx_serial_clk_gxt) | Off | Off | Off |
Enable GXT clock input port from above ATX PLL (gxt_input_from_abv_atx) | Off | Off | Off |
Enable GXT clock input port from below ATX PLL (gxt_input_from_blw_atx) | Off | Off | Off |
Enable PCIe clock output port | On | On | Off 37 |
Enable ATX to fPLL cascade clock output port | 該当なし | 該当なし | 該当なし |
Enable GXT clock buffer to above ATX PLL | Off | Off | Off |
Enable GXT clock buffer to below ATX PLL | Off | Off | Off |
GXT output clock source | Disabled | Disabled | Disabled |
PLL output frequency | 1250MHz | 2500MHz | 4000MHz |
PLL output datarate | 2500Mbps | 5000Mbps | 8000Mbps |
PLL auto mode reference clock frequency(integer) | 100MHz | 100MHz | 100MHz |
Configure counters manually | Off | Off | Off |
Multiply factor (M-counter) | 該当なし | 該当なし | 該当なし |
Divide factor (N-counter) | 該当なし | 該当なし | 該当なし |
Divide factor (L-counter) | 該当なし | 該当なし | 該当なし |
Include Master clock generation block | x1 - Off x2、x4、x8、x16 - On |
x1 - Off x2、x4、x8、x16 - On |
x1 - Off x2、x4、x8、x16 - On |
Clock division factor | 1 | 1 | 1 |
Enable x24 non-bonded high – speed clock output port | Off | Off | Off |
Enable PCIe clock switch interface | Off | Off | On |
Enable mcgb_rst and mcgb_rst_stat ports | Off | Off | Off |
Number of auxiliary MCGB clock input ports | 0 | 0 | x1 - N/A x2、x4、x8、x16: 1 |
MCGB input clock frequency | 1250MHz | 2500MHz | 2500MHz |
MCGB output data rate | 2500Mbps | 5000Mbps | 8000Mbps |
Enable bonding clock output ports | x1 - Off x2、x4、x8、x16 - On |
x1 - Off x2、x4、x8、x16 - On |
x1 - Off x2、x4、x8、x16 - On |
PMA interface width | 10 | 10 | 32 |
Enable Dynamic reconfiguration | On / Off | On / Off | On / Off |
Enable Native PHY debug master endpoint | On / Off | On / Off | On / Off |
Separate reconfig_waitrequest from the status of AVMM arbitration with PreSICE | Off | Off | Off |
Enable capability registers | On / Off | On / Off | On / Off |
Set user-defined IP identifier | <IP identifier> | <IP identifier> | <IP identifier> |
Enable control and status registers | On / Off | On / Off | On / Off |
Configuration file prefix | <File prefix> | <File prefix> | <File prefix> |
Generate SystemVerilog package file | On / Off | On / Off | On / Off |
Generate C header file | On / Off | On / Off | On / Off |
Generate MIF (Memory Initialization file) | On / Off | On / Off | On / Off |
Enable multiple reconfiguration profiles | Off | Off | Off |
Enable embedded reconfiguration streamer | Off | Off | Off |
Generate reduced reconfiguration files | Off | Off | Off |
37 fPLLからの pll_pcie_clk 出力ポートを使用して、hclkを駆動します。