インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

2.5.2. Interlaken

Interlakenインターフェイスは、インテルStratix 10デバイスで1レーンあたり最大17.4 Gbpsのデータレートで実行される1から24レーンでサポートされます。Interlakenは、Enhanced PCSを使用して実装されます。

インテルStratix 10デバイスは、インテルStratix 10トランシーバー・ネイティブPHY IPのParameter Editorで、Interlaken用に3つのプリセット・バリエーションを提供しています。

  • Interlaken 10x12.5 Gbps
  • Interlaken 1x6.25 Gbps
  • Interlaken 6x10.3 Gbps

ラインレートに応じて、Enhanced PCSでは32、40、または64 ビットのPMA-PCSインターフェイス幅を使用できます。

ネイティブPHY IPコアは、Interlakenでコンフィグレーションされている場合、ダブルレート転送オプションをサポートしていません。

図 114. Interlaken用のトランシーバー・チャネルのデータパスおよびクロッキングこの図では、シリアル・データレートを12.5 Gbps、PMA幅を40ビットにしています。