インテルのみ表示可能 — GUID: pvf1481885963590
Ixiasoft
2.3.1. プロトコルのプリセット
2.3.2. GXTチャネル
2.3.3. GeneralパラメーターおよびDatapathパラメーター
2.3.4. PMAパラメーター
2.3.5. PCS-Core Interfaceパラメーター
2.3.6. Analog PMA Settingsパラメーター
2.3.7. Enhanced PCSパラメーター
2.3.8. Standard PCSパラメーター
2.3.9. PCS Direct Datapathパラメーター
2.3.10. Dynamic Reconfigurationパラメーター
2.3.11. Generation Optionsパラメーター
2.3.12. PMA、キャリブレーション、およびリセットポート
2.3.13. PCS-Core Interfaceポート
2.3.14. エンハンストPCSポート
2.3.15. 標準PCSポート
2.3.16. トランシーバーPHY PCS-to-Coreインターフェイスのリファレンス・ポート・マッピング
2.3.17. IPコアファイルの位置
2.5.1.1. PIPE用トランシーバー・チャネルのデータパス
2.5.1.2. サポートされているPIPE機能
2.5.1.3. PIPE Gen1、Gen2、Gen3モードでのTX PLLの接続方法
2.5.1.4. インテルStratix 10トランシーバーでのPCI Express (PIPE) の実装方法
2.5.1.5. PIPE用のネイティブPHY IPコアのパラメーター設定
2.5.1.6. PIPE用fPLL IPコアのパラメーター設定
2.5.1.7. PIPE用ATX PLL IPコアのパラメーター設定
2.5.1.8. PIPE用ネイティブPHY IPコアのポート
2.5.1.9. PIPE用fPLLポート
2.5.1.10. PIPE用のATX PLLのポート
2.5.1.11. TXディエンファシスのプリセットマッピング
2.5.1.12. PIPEコンフィグレーションにおけるチャネルの配置方法
2.5.1.13. Gen3のリンク・イコライゼーション
2.5.1.14. タイミング・クロージャーに関する推奨事項
3.1. PLL
3.2. 入力リファレンス・クロック・ソース
3.3. トランスミッター・クロック・ネットワーク
3.4. クロック生成ブロック
3.5. FPGAファブリック-トランシーバー間のインターフェイス・クロッキング
3.6. ダブルレート転送モード
3.7. トランスミッター・データパス・インターフェイスのクロッキング
3.8. レシーバー・データパス・インターフェイスのクロッキング
3.9. チャネル・ボンディング
3.10. PLLカスケード・クロック・ネットワーク
3.11. PLLおよびクロック・ネットワークの使用
3.12. PLLおよびクロック・ネットワークの改訂履歴
5.2.2.1. RXギアボックス、RXビットスリップ、および極性反転
5.2.2.2. ブロック・シンクロナイザー
5.2.2.3. Interlakenディスパリティー・チェッカー
5.2.2.4. デスクランブラー
5.2.2.5. Interlakenフレーム・シンクロナイザー
5.2.2.6. 64B/66Bデコーダーおよびレシーバー・ステートマシン (RX SM)
5.2.2.7. 10GBASE-Rビットエラー・レート (BER) チェッカー
5.2.2.8. Interlaken CRC-32チェッカー
5.2.2.9. RX PCS FIFO
5.2.2.10. RX Core FIFO
6.1. チャネルおよびPLLブロックのリコンフィグレーション
6.2. リコンフィグレーション・インターフェイスとの相互作用
6.3. 複数のリコンフィグレーション・プロファイル
6.4. アービトレーション
6.5. ダイナミック・リコンフィグレーションにおける推奨事項
6.6. ダイナミック・リコンフィグレーション実行の手順
6.7. ダイレクト・リコンフィグレーション・フロー
6.8. Native PHY IPまたはPLL IPコア・ガイド・リコンフィグレーション・フロー
6.9. 特殊なケースでのリコンフィグレーション・フロー
6.10. アナログPMA設定の変更
6.11. ポートおよびパラメーター
6.12. 複数のIPブロックにわたってマージするダイナミック・リコンフィグレーション・インターフェイス
6.13. エンベデッド・デバッグ機能
6.14. タイミング・クロージャーに関する推奨事項
6.15. サポートされない機能
6.16. トランシーバー・レジスター・マップ
6.17. リコンフィグレーション・インターフェイスおよびダイナミック・リコンフィグレーションの改訂履歴
7.5.1. デュプレックス・チャネルのリキャリブレーション (PMA TXおよびPMA RXの両方)
7.5.2. デュプレックス・チャネルでのみのPMA RXのリキャリブレーション
7.5.3. デュプレックス・チャネルでのみのPMA TXのリキャリブレーション
7.5.4. シンプレックスTXの同じ物理チャネルへのマージなしのPMAシンプレックスRXのリキャリブレーション
7.5.5. シンプレックスRXの同じ物理チャネルへのマージなしのPMAシンプレックスTXのリキャリブレーション
7.5.6. シンプレックスTXがマージされた物理チャネルでのPMAシンプレックスRXのみのリキャリブレーション
7.5.7. シンプレックスRXがマージされた物理チャネルでのPMAシンプレックスTXのみのリキャリブレーション
7.5.8. fPLLのリキャリブレーション
7.5.9. ATX PLLのリキャリブレーション
7.5.10. TX PLLとして使用する場合のCMU PLLのリキャリブレーション
インテルのみ表示可能 — GUID: pvf1481885963590
Ixiasoft
5.3.2.1.5. 各ワードアライナー・モードにおけるワードアライナーのパターン長
PCS-PMAインターフェイス幅 | プロトコルの実装 |
---|---|
8 | Basic |
10 |
|
16 | Basic |
20 |
|
PCS-PMAインターフェイス幅 | サポートされているワードアライナー・モード | サポートされているワードアライナーのパターン長 | rx_std_wa_patternalign の動作 | rx_syncstatus の動作 | rx_patterndetect の動作 |
---|---|---|---|---|---|
8 | ビットスリップ | 8 | rx_std_wa_patternalign はワード・アライメントに影響しません。シングル幅のワードアライナーは、rx_bitslip 信号をアサートおよびデアサートする場合にのみ、ワード境界を更新します。 | 該当なし | 該当なし |
マニュアル | 8、16 | ワード・アライメントは rx_std_wa_patternalign によって制御され、この信号のエッジ・センシティブです。 | ワードアライナーが新しい境界にアライメントするとき、1パラレル・クロック・サイクルの間Highにアサートされます。 | 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。 | |
10 | ビットスリップ | 7 | rx_std_wa_patternalign はワード・アライメントに影響しません。シングル幅のワードアライナーは、rx_bitslip 信号をアサートおよびデアサートする場合にのみ、ワード境界を更新します。 | 該当なし | 該当なし |
マニュアル | 7、10 | ワード・アライメントは rx_std_wa_patternalign によって制御され、この信号のレベル・センシティブです。 | ワードアライナーが新しい境界にアライメントするとき、1パラレル・クロック・サイクルの間Highにアサートされます。 | 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。 | |
確定的レイテンシー (CPRIモードのみ) | 10 | ワード・アライメントは rx_std_wa_patternalign (この信号のエッジ・センシティブ) によって制御され、ステートマシンはPMAと連携して動作し、CPRIおよびOBSAIアプリケーションのRXパスで確定的レイテンシーを達成します。 | - | - | |
同期ステートマシン | 7、10 | rx_std_wa_patternalign はワード・アライメントに影響しません。 | 同期条件が満たされる限りHighを維持します。 | 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。 | |
16 | ビットスリップ | 16 | rx_std_wa_patternalign はワード・アライメントに影響しません。ダブル幅のワードアライナーは、rx_bitslip 信号をアサートおよびデアサートする場合にのみ、ワード境界を更新します。 | 該当なし | 該当なし |
マニュアル | 8、16、32 | ワード・アライメントは rx_std_wa_patternalign の立ち上がりエッジによって制御されます。 | ワードアライナーがワード・アライメント・パターンにアライメントした後、Highを維持します。rx_std_wa_patternalign で立ち上がりエッジを受信すると、新しいワード・アライメント・パターンが受信されるまでLowになります。 | 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。 | |
20 | ビットスリップ | 7 | rx_std_wa_patternalign はワード・アライメントに影響しません。ダブル幅のワードアライナーは、rx_bitslip 信号をアサートおよびデアサートする場合にのみ、ワード境界を更新します。 | 該当なし | 該当なし |
マニュアル | 7, 10, 20, 40 | ワード・アライメントは rx_std_wa_patternalign の立ち上がりエッジによって制御されます。 | ワードアライナーがワード・アライメント・パターンにアライメントした後、Highを維持します。rx_std_wa_patternalign で立ち上がりエッジを受信すると、新しいワード・アライメント・パターンが受信されるまでLowになります。 | 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。 | |
確定的レイテンシー (CPRIモードのみ) | 10 | ワード・アライメントは rx_std_wa_patternalign (この信号のエッジ・センシティブ) と、CPRIおよびOBSAIアプリケーションのRXパスで確定的レイテンシーを達成するためにPMAを制御する確定的レイテンシー・ステートマシンによって制御されます。 | - | - | |
同期ステートマシン | 7、10、20 | FPGAファブリック駆動の rx_std_wa_patternalign 信号は、ワード・アライメントに影響しません。 | 同期条件が満たされる限りHighを維持します。 | 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。 |