インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

5.3.2.1.5. 各ワードアライナー・モードにおけるワードアライナーのパターン長

表 153.  PCS-PMAインターフェイス幅およびプロトコルの実装
PCS-PMAインターフェイス幅 プロトコルの実装
8 Basic
10
  • Basic
  • ベーシック・レートマッチ
  • CPRI
  • PCIe Gen1およびGen2
  • GigE
16 Basic
20
  • CPRI
  • Basic
  • ベーシック・レートマッチ
表 154.  さまざまなワードアライナー・モードにおけるワードアライナーのパターン長
PCS-PMAインターフェイス幅 サポートされているワードアライナー・モード サポートされているワードアライナーのパターン長 rx_std_wa_patternalign の動作 rx_syncstatus の動作 rx_patterndetect の動作
8 ビットスリップ 8 rx_std_wa_patternalign はワード・アライメントに影響しません。シングル幅のワードアライナーは、rx_bitslip 信号をアサートおよびデアサートする場合にのみ、ワード境界を更新します。 該当なし 該当なし
マニュアル 8、16 ワード・アライメントは rx_std_wa_patternalign によって制御され、この信号のエッジ・センシティブです。 ワードアライナーが新しい境界にアライメントするとき、1パラレル・クロック・サイクルの間Highにアサートされます。 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。
10 ビットスリップ 7 rx_std_wa_patternalign はワード・アライメントに影響しません。シングル幅のワードアライナーは、rx_bitslip 信号をアサートおよびデアサートする場合にのみ、ワード境界を更新します。 該当なし 該当なし
マニュアル 7、10 ワード・アライメントは rx_std_wa_patternalign によって制御され、この信号のレベル・センシティブです。 ワードアライナーが新しい境界にアライメントするとき、1パラレル・クロック・サイクルの間Highにアサートされます。 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。
確定的レイテンシー (CPRIモードのみ) 10 ワード・アライメントは rx_std_wa_patternalign (この信号のエッジ・センシティブ) によって制御され、ステートマシンはPMAと連携して動作し、CPRIおよびOBSAIアプリケーションのRXパスで確定的レイテンシーを達成します。 - -
同期ステートマシン 7、10 rx_std_wa_patternalign はワード・アライメントに影響しません。 同期条件が満たされる限りHighを維持します。 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。
16 ビットスリップ 16 rx_std_wa_patternalign はワード・アライメントに影響しません。ダブル幅のワードアライナーは、rx_bitslip 信号をアサートおよびデアサートする場合にのみ、ワード境界を更新します。 該当なし 該当なし
マニュアル 8、16、32 ワード・アライメントは rx_std_wa_patternalign の立ち上がりエッジによって制御されます。 ワードアライナーがワード・アライメント・パターンにアライメントした後、Highを維持します。rx_std_wa_patternalign で立ち上がりエッジを受信すると、新しいワード・アライメント・パターンが受信されるまでLowになります。 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。
20 ビットスリップ 7 rx_std_wa_patternalign はワード・アライメントに影響しません。ダブル幅のワードアライナーは、rx_bitslip 信号をアサートおよびデアサートする場合にのみ、ワード境界を更新します。 該当なし 該当なし
マニュアル 7, 10, 20, 40 ワード・アライメントは rx_std_wa_patternalign の立ち上がりエッジによって制御されます。 ワードアライナーがワード・アライメント・パターンにアライメントした後、Highを維持します。rx_std_wa_patternalign で立ち上がりエッジを受信すると、新しいワード・アライメント・パターンが受信されるまでLowになります。 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。
確定的レイテンシー (CPRIモードのみ) 10 ワード・アライメントは rx_std_wa_patternalign (この信号のエッジ・センシティブ) と、CPRIおよびOBSAIアプリケーションのRXパスで確定的レイテンシーを達成するためにPMAを制御する確定的レイテンシー・ステートマシンによって制御されます。 - -
同期ステートマシン 7、10、20 FPGAファブリック駆動の rx_std_wa_patternalign 信号は、ワード・アライメントに影響しません。 同期条件が満たされる限りHighを維持します。 現在のワード境界にワード・アライメント・パターンが現れたとき、1パラレル・クロック・サイクルの間Highにアサートされます。