インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

5.3.1.3. バイト・シリアライザー

トランスミッター・チャネルはFPGAファブリックと比べてより高いクロックレートで動作可能であるため、特定のアプリケーションでは、FPGAファブリックはトランスミッター・チャネル (PCS) と同じクロックレートで動作することができません。バイト・シリアライザーは、FPGAファブリック・インターフェイスのクロックレートを最大制限値以下に保ちながら、トランスミッター・チャネルがより高いデータレートで動作することを可能にします。これは、チャネル幅 (FPGAファブリック‐PCS間のインターフェイス幅) を2倍または4倍に増加し、クロック (tx_clkout) レートを2あるいは4で分割することで実現します。バイト・シリアライザーはディスエーブルするか、あるいはSerialize x2またはSerialize x4モードで実行可能です。

図 205. バイト・シリアライザーのブロック図