インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

A.4.1.1. プリエンファシス

物理メディアのローパス特性を補償するために低周波数成分をディエンファシスしないことにより、高周波成分をブーストします。
プリエンファシス第1ポストタップ振幅

0x105[4:0]

read-write pre_emp_switching_ctrl_1st_post_tap

第1ポストタップの振幅を設定します。24まで直接マッピングされます。

5'b00000: 0

(until)

5'b11000: 24

プリエンファシス第1ポストタップ極性

0x105[6]

read-write pre_emp_sign_1st_post_tap

プリエンファシス第1ポストタップ極性を設定します。

1'b1: 負の極性

1'b0: 正の極性

プリエンファシス第1プリタップ振幅

0x107[4:0]

read-write pre_emp_switching_ctrl_pre_tap_1t

第1プリタップ振幅を設定します。15まで直接マッピングされます。

5'b00000: 0

(until)

5'b01111: 15

プリエンファシス第1プリタップ極性

0x107[5]

read-write pre_emp_sign_pre_tap_1t

第1プリタップ極性を設定します。

1'b1: 負の極性

1'b0: 正の極性