インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

5.3.2.6.5. バイト・オーダリングのレジスター-転送レベル (RTL)

インテルStratix 10 LタイルおよびHタイルデバイスは、Standard PCSブロックを利用して、サブ10G CPRIおよびEthernetプロトコルを実装します。

図 214. TXチャネルおよびRXチャネルを備えた全二重実装でのバイト・オーダリング両方のチャネルは同じ設定でコンフィグレーションされています。

FPGAコアの最大クロック速度は、FIFOインターフェイスを制限します。FIFOクロック速度がFPGAコアクロック速度の仕様を超える状況では、バイト・シリアライザー・ブロックがデータ幅 (x2またはx4) をスケーリングします。次の図は、コアクロック速度違反が発生した場合の動作を示しています。

図 215. コアクロック速度違反を伴うバイト・オーダリング