インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

6.1. チャネルおよびPLLブロックのリコンフィグレーション

以下の表にインテルStratix 10デバイスで使用可能なダイナミック・リコンフィグレーション機能の一部をリストします。

表 155.  インテルStratix 10ダイナミック・リコンフィグレーション機能のサポート
リコンフィグレーション 機能
Channel Reconfiguration PMAアナログ機能
  • VOD
  • プリエンファシス
  • Continuous Time Linear Equalizer (CTLE)
  • Decision Feedback Equalization (DFE)
  • Variable Gain Amplifier (VGA)
TX PLL
  • TXローカル・クロック・ディバイダー
  • TX PLLの切り替え
RX CDR
  • RX CDR設定
  • RX CDRリファレンス・クロックの切り替え
データパス内でのPCSブロックのリコンフィグレーション
データパスの切り替え
  • Standard、Enhanced、PCS Direct
PLLリコンフィグレーション PLL設定
  • カウンター
PLLリファレンス・クロックの切り替え