インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

2.4.2.6.2. RXデータ極性反転

ボードレイアウト時にシリアル差動リンクの信号が誤った形に入れ替わった場合に、正および負の信号を入れ替えるためにRXデータ極性反転機能を使用します。

Enhanced PCSを使用する際にRXデータ極性反転をイネーブルするには、Native PHY IPコアのGearboxの項のEnable RX data polarity inversionオプションを選択します。詳細については、RXギアボックス、RXビットスリップ、および極性反転の項を参照してください。

Basic/Custom (Standard PCS)、Basic/Customer w/Rate Match (Standard PCS)、およびStandard PCS低レイテンシー・モードでレシーバーの極性反転をイネーブルするには、Native PHY IPコアで次のアクションを実行します。

  • Enable RX polarity inversionオプションを選択します。
  • Enable rx_polinv portオプションを選択します。
このモードでは、rx_polinv が追加されます。デザインに複数のチャネルがある場合、rx_polinv は各ビットがチャネルに対応するバスです。rx_polinv がアサートされている間、受信RXデータは逆の極性を有します。この機能は、rx_parallel_data の監視によって確認できます。
注: PCS Directの場合、レジスターアクセスを介して静的極性反転ビットをイネーブルできます。詳細については、Lタイル/Hタイル・トランシーバー・レジスターの論理ビューを参照してください。
図 64. RX極性反転

詳細については、RX極性反転機能の項を参照してください。