インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

A.5. Lタイル/Hタイル・トランシーバー・レジスターの論理ビュー・レジスター・マップの改訂履歴

ドキュメント・バージョン 変更内容
2018.10.05 次の変更を行いました。
  • バックグラウンド・キャリブレーション機能を「CDR/CMUおよびPMAキャリブレーション」の項に追加しました。
2018.08.27 次の変更を行いました。
  • TX Output Swingレベルのバイナリー・エンコーディングを「VOD」の項で修正しました。
2018.07.12 次の変更を行いました。
  • アドレス0x100[3]の説明を「CDR/CMUおよびPMAキャリブレーション」の項で更新しました。
2018.07.06 次の変更を行いました。
  • スルーレートのエンコーディングを「スルーレート」の項で明確にしました。
  • 「RX PMA適応モードの設定」の項を追加しました。
  • 「スタティック極性反転」の項のエンコーディングを変更しました。
2018.04.16 次の変更を行いました。
  • 「RX PMA適応モードの設定」の項を削除しました。
2017.08.11 次の変更を行いました。
  • 新しいレジスターを「RX PMA適応モードの設定」の項に追加しました。
  • STEP AおよびSTEP Cの手順を「Adaptation Controlの開始」の項で変更しました。
2017.06.06 初版