インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

3.2.1. 専用リファレンス・クロック・ピン

ジッターを最小限に抑えるために、アドバンスト・トランスミッター (ATX) PLLおよびフラクショナルPLL (fPLL) は、リファレンス・クロック・ネットワークを経由せずにリファレンス・クロック・バッファーから直接入力リファレンス・クロックを供給することができます。入力リファレンス・クロックは、リファレンス・クロック・ネットワークにも供給されます。また、コア・ファブリックを駆動することもできます。
注: リファレンス・クロック・ピンには厚い酸化物を使用しているため、ホットスワップによるダメージを受けにくくなっています。

インテルQuartus Primeプロ・エディション開発ソフトウェアのAssignment Editorを使用して、次の割り当てを、専用のリファレンス・クロック・ピンに設定します。リファレンス・クロックはネイティブPHY IPコアへの直接入力であり、アナログ・パラメーターではないため、GUIを介して設定することはできません。

XCVR_S10_REFCLK_TERM_TRISTATE QSF割り当てを使用して、refclk トライステート終端設定を設定します。INPUT_TERMINATION DIFFERENTIALXCVR_REFCLK_PIN_TERMINATION AC_COUPLINGXCVR_REFCLK_PIN_TERMINATION DC_COUPLING_EXTERNAL_RESISTOR、およびXCVR_REFCLK_PIN_TERMINATION DC_COUPLING_INTERNAL_100_OHMSなどの他のすべての割り当ては、古いデバイスファミリー用であり、インテルStratix 10デバイスに使用されると無視されます。

図 145. 専用リファレンス・クロック・ピン2つの専用のリファレンス・クロック (refclk) ピンが各トランシーバー・バンク内で使用可能です。下部の refclk ピンは、下部のATX PLLおよびfPLLを供給します。上部の refclk ピンは、リファレンス・クロック・ネットワークを介して上部のATX PLL、fPLLおよびCMU PLLを供給します。専用リファレンス・クロックピンは、リファレンス・クロック・ネットワークおよびコア・ファブリックを駆動することもできます。