インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

2.4.2.11.2. トランシーバー-FPGAファブリック転送

トランシーバーからFPGA Fabricに送信される信号の場合、シフトレジスターの更新サイクルに続いてインターフェイス・ポートの信号レベルを更新する更新ロジックがトランシーバーにあります。

以下にリストされているように、FSRおよびSSR信号の最小周波数要件があります。以下の表の周波数以上のクロックを使用して信号をキャプチャーする必要があります。

表 89.  レジスターチェーンの最小サンプリング周波数
レジスターチェーン 最小サンプリング周波数 (Hard IPを使用しない場合) 22 最小サンプリング周波数 (Hard IPを使用する場合) 22
FSR 225 MHz 113 MHz
SSR 10.98 MHz 10 MHz

内部オシレーターのクロック周波数がハードウェアで600 MHzから900 MHzの間で変化する可能性があることを考え、上記に要約されているように、600 MHzの最悪のシナリオの信号を使用します。

22 計算では、OSC分周係数を1と想定しています。