インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

2.5.1.6. PIPE用fPLL IPコアのパラメーター設定

この項には、このプロトコル用の推奨パラメーター値を掲載しています。パラメーター値の範囲全体については、インテルStratix 10 Lタイル/Hタイルのトランシーバー・ネイティブPHY IPコアの使用を参照してください。

表 108.  PCIe PIPE Gen1、Gen2、およびGen3モードのfPLLパラメーター
パラメーター Gen1 PIPE Gen2 PIPE Gen3 PIPE
fPLL Mode Transceiver Transceiver Transceiver
Message level for rule violations Error Error Error
Protocol mode PCIe G1 PCIe G2 PCIe G2
Bandwidth Low、medium、high Low、medium、high Low、medium、high
Number of PLL reference clocks 1 1 1
Selected reference clock source 0 0 0
Enable fractional mode Off Off Off
VCCR_GXB and VCCT_GXB supply voltage for the transceiver 1_0V 1_1V 1_0V 1_1V 1_0V 1_1V
Enable PCIe clock output port On On On
PLL output frequency 1250MHz 2500MHz 2500MHz
PLL output datarate 2500Mbps 5000Mbps 5000Mbps
PLL integer reference clock frequency 100MHz 100MHz 100MHz
Configure counters manually Off Off Off
Multiply factor (M-counter) 該当なし 該当なし 該当なし
Divide factor (N-counter) 該当なし 該当なし 該当なし
Divide factor (L-counter) 該当なし 該当なし 該当なし
Include master clock generation block

x1 - Off

x2、x4、x8、x16 - On

x1 - Off

x2、x4、x8、x16 - On

Off
Clock division factor 1 1 該当なし
Enable x24 non-bonded high – speed clock output port Off Off Off
Enable PCIe clock switch interface Off Off Off
Enable mcgb_rst and mcgb_rst_stat ports Off Off Off
Number of auxiliary MCGB clock input ports 0 0 0
MCGB input clock frequency 1250MHz 2500MHz 4000MHz
MCGB output data rate 2500Mbps 5000Mbps 5000Mbps
Enable bonding clock output ports

x1 - Off

x2、x4、x8、x16 - On

x1 - Off

x2、x4、x8、x16 - On

Off
PMA interface width 10 10 該当なし
表 109.  Master Clock Generation Block Options
パラメーター Gen1 PIPE Gen2 PIPE Gen3 PIPE (Gen1/Gen2スピード向け)
Include Master Clock Generation Block

x1: Off

x2、x4、x8、x16: On

x1: Off

x2、x4、x8、x16: On

x1、x2、x4、x8、x16: Off

Clock division factor

x1: N/A

x2、x4、x8、x16: 1

x1: N/A

x2、x4、x8、x16: 1

x1、x2、x4、x8、x16: 該当なし

Enable x6/xN non-bonded high-speed clock output port

x1: 該当なし

x2、x4、x8、x16: Off

x1: 該当なし

x2、x4、x8、x16: Off

x1、x2、x4、x8、x16: Off

Enable PCIe clock switch interface

x1: 該当なし

x2、x4、x8、x16: Off

x1: 該当なし

x2、x4、x8、x16: Off

x1、x2、x4、x8、x16: Off

Number of auxiliary MCGB clock input ports

x1: 該当なし

x2、x4、x8、x16: 0

x1: 該当なし

x2、x4、x8、x16: 0

x1、x2、x4、x8、x16: 該当なし

MCGB input clock frequency 1250 MHz 2500 MHz 2500 MHz
MCGB output data rate 2500 Mbps 5000 Mbps 5000 Mbps
Enable bonding clock output ports

x1: 該当なし

x2、x4、x8、x16: On

x1: 該当なし

x2、x4、x8、x16: On

x1、x2、x4、x8、x16: Off

PMA interface width

x1: 該当なし

x2、x4、x8、x16: 10

x1: 該当なし

x2、x4、x8、x16: 10

x1、x2、x4、x8、x16: 該当なし