インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

2.4.2.11.1. FPGAファブリック-トランシーバー転送

FPGA Fabricからトランシーバーに送られる信号の場合、トランシーバーには、シフトレジスターに送信する前に信号をキャプチャーするキャプチャー・ロジックがあります。

キャプチャー・ロジックのサンプリング時間は、シフト・レジスター・チェーンの長さに比例します。信号が正常にサンプリングされてレジスターチェーンにロードされるようにするには、信号の転送に使用されるシフト・レジスター・チェーンのタイプに応じて、これらの信号を最小期間保持する必要があります。

表 88.  レジスターチェーンの最小ホールド時間の計算
レジスターチェーン 最小ホールドサイクル 最小ホールド時間 21
FSR 10 1.667*10 = 16.67 ns
SSR 120 1.667*120 = 200.04 ns

内部オシレーターのクロック周波数がハードウェアで600 MHzから900 MHzの間で変化する可能性があることを考えると、インテルは、上記の表に要約されているように、600 MHzの最悪のシナリオの信号を保持することをお勧めします。

21 計算では、OSC分周係数を1と想定しています。