インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

4.6.1. ユーザーコード化されたリセット・コントローラーの信号

ユーザーコード化されたリセット・コントローラーの実装には、次の図および表の信号を参照してください。
図 176. ユーザーコード化されたリセット・コントローラー、トランシーバーPHY、およびTX PLLの相互作用
表 148.  ユーザーコード化されたリセット・コントローラー、トランシーバーPHY、およびTX PLL信号

信号名

入力/出力

説明

tx_analogreset

出力

Highにアサートされると、TX PMAをリセットします。

tx_digitalreset

出力

Highにアサートされると、TX PCSをリセットします。

rx_analogreset

出力

Highにアサートされると、RX PMAをリセットします。

rx_digitalreset

出力

Highにアサートされると、RX PCSをリセットします。

clock

入力

ユーザコード化されたリセット・コントローラーのためのクロック信号です。PHYパラレルクロックに同期せずにシステムクロックを使用することができます。入力クロック周波数の上限は、タイミング・クロージャーが達成した周波数です。

pll_cal_busy

入力

この信号のHighは、PLLがキャリブレーションされていることを示します。

pll_locked

入力

この信号のHighは、TX PLLがリファレンス・クロックにロックされていることを示します。

tx_cal_busy

入力

この信号のHighは、TXキャリブレーションがアクティブであることを示します。複数のPLLをお持ちの場合、pll_cal_busy 信号を一緒にORすることができます。

rx_is_lockedtodata

入力

この信号のHighは、RX CDRがlock-to-data (LTD) モードであることを示します。

rx_cal_busy

入力

この信号のHighは、RXキャリブレーションがアクティブであることを示します。

tx_analogreset_stat

入力

この信号のHighは、TX PMAのリセットシーケンスが開始されたことを示します。

この信号のLowは、TX PMAのリセットシーケンスが終了したことを示します。

rx_analogreset_stat 入力

この信号のHighは、RX PMAのリセットシーケンスが開始されたことを示します。

この信号のLowは、RX PMAのリセットシーケンスが終了したことを示します。

tx_digitalreset_stat 入力

この信号のHighは、TX PCSのリセットシーケンスが開始されたことを示します。

この信号のLowは、TX PCSのリセットシーケンスが終了したことを示します。

rx_digitalreset_stat 入力

この信号のHighは、RX PCSのリセットシーケンスが開始されたことを示します。

この信号のLowは、RX PCSのリセットシーケンスが終了したことを示します。