インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

3.1.2.2. fPLL IPコアの制約

fPLL IPコアを実装するには、次の制約に従う必要があります。

  • プロジェクトのトップレベルSDCファイルのfPLLリファレンス・クロックに create_clock 制約を使用する必要があります。
  • トランシーバー・クロックを参照するSDCデザインの制約は、トランシーバーのネイティブPHY SDCファイルの制約の後にリストする必要があります。
  • fPLL出力クロックをコア使用に使用する場合、fPLL出力クロックはリファレンス・クロックとの位相関係はありません。ただし、クロック分周器のfPLL出力クロックはまだ互いに同相です。