インテルのみ表示可能 — Ixiasoft
インテルのみ表示可能 — Ixiasoft
4.3.1.6.3. TXギアボックス比*:67
ギアボックス比*:67 (つまり、32:67, 40:67および64:67) との間で動的にリコンフィグレーションする場合は、Dynamic Reconfigurationオプションで、 インテル® Stratix® 10 L-Tile/H-Tile Transceiver Native PHY上の rcfg_tx_digitalreset_release_ctrl ポートがイネーブルになっていることを確認してください。トランシーバー・チャネルがデータを送信する準備ができていることを確認するには、トランシーバーPHYを適切にリセットする必要があります。
*:67ギアボックス比へのコンフィグレーション
- インテルStratix 10リセット・コントローラーIPの使用
*:67のギアボックス比にコンフィグレーションする場合は、リセット・コントローラーIPのリセット入力をデアサートする前に、rcfg_tx_digitalreset_ctrl ポートを30nsデアサートします。
- ユーザーコード化リセットコントローラーの使用
*:67のギアボックス比にコンフィグレーションする場合は、tx_digitalreset をデアサートする前に、rcfg_tx_digitalreset_release_ctrl ポートを30nsデアサートします。
*:67ギアボックス比からのコンフィグレーション
- インテルStratix 10リセット・コントローラーIPの使用
*:67のギアボックス比から別のモードにコンフィグレーションする場合は、リセット・コントローラーIPのリセット入力をデアサートする前に、rcfg_tx_digitalreset_ctrl ポートを30nsアサートします。
- ユーザーコード化リセットコントローラーの使用
*:67のギアボックス比から別のモードにコンフィグレーションする場合は、tx_digitalreset をデアサートする前に、rcfg_tx_digitalreset_release_ctrl ポートを30nsアサートします。