インテル® Stratix® 10 LタイルおよびHタイル・トランシーバーPHYユーザーガイド

ID 683621
日付 3/03/2020
Public
ドキュメント目次

2.5.2.1.1. x24クロック・ボンディングのシナリオ

次の図は、10レーンをサポートするx24のボンディング例を示しています。各レーンは12.5 Gbpsで動作しています。1つのトランシーバー・バンクに最初の6つのTXチャネルがあり、隣接するトランシーバー・バンクに他の4つのTXチャネルがあります。ATX PLLはマスターCGBにシリアルクロックを提供します。CGBはx24ロック・ネットワークを介して同一のバンクならびに他のバンク内の全てのTXチャネルにパラレルクロックまたはシリアルクロックを提供します。

図 115. 10X12.5 Gbpsのx24ボンディング