インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.6.4.3. 1G/10GbE PHY の機能の説明

図 73. 1G/10GbE PHY のブロック図

標準およびエンハンストPCS データパス

ネイティブPHY 内部の標準PCS とPMA は、ギガビット・イーサネットPHY としてコンフィグレーションされます。ネイティブPHY 内部のエンハンストPCS とPMA は、10GBASE-R PHY としてコンフィグレーションされます。詳しくは、標準PCS とエンハンストPCS のアーキテクチャーの章を参照してください。

シーケンサー

シーケンサーは、リセットとパワーオンを含むPHY IP のスタートアップ・シーケンスを制御します。また、どちらのPCS (1G または10G) およびPMA インターフェイスをアクティブにするかを選択します。シーケンサーは一方のデータレートから他方のデータレートへの切り替えを要求するために、リコンフィグレーション・ブロックとインターフェイスします。

GigE PCS

GigE PCS はGMII インターフェイスと37 項のオート・ネゴシエーション、ならびにSGMII 機能を含みます。

IEEE 1588v2 向けソフト・エンハンストPCS FIFO

IEEE 1588v2 モードでは、TX とRX の両方のエンハンストPCS FIFO はレイテンシー調整ポートを介するレイテンシー情報を含めるためにソフトIP で構築されます。MAC における高精度時間プロトコル (Precision Time Protocol) 実装の一つの要素として必要なレイテンシー情報について、詳しくは10-Gbps Ethernet MAC IP Function User Guide を参照してください。

リコンフィグレーション・ブロック

リコンフィグレーション・ロジックは、PCS とPMA どちらのリコンフィグレーションに対してもPHY へのAvalon-MM の書き込みを処理します。以下の図にリコンフィグレーション・ブロックの詳細を示します。Avalon-MM マスターはPMA またはPCS コントローラーからの要求を受け取ります。Avalon-MM インターフェイスを使用するRead-Modify-Write またはWrite コマンドを処理します。PCS コントローラーはシーケンサーからのデータレート変換要求を受信し、PMA およびPCS への一連のRead-Modify-Write またはWrite コマンドに変換します。

図 74. リコンフィグレーション・ブロックの詳細1G/10GbE PHY IP コアはとても柔軟です。たとえば、エンハンストPCS データパスにおいて、IEEE 1588v2 に準拠して、または準拠せずに、あるいはFEC を伴い、または伴わずにコンフィグレーションすることができます。