インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

5.4.1.1. TX FIFO (標準PCS およびエンハンストPCS と共有)

各チャネルのTX FIFO は、PCS チャネルとFPGA ファブリック間でデータおよびステータス信号の信頼性の高い転送を保証します。また、TX FIFO は低速パラレルPCS クロックとFPGA ファブリック・クロック間の位相差を補償します。なお、標準PCS とエンハンストPCS はRX およびTX FIFO を共有します。ハードIP モードでは、TX FIFO はレジスターモードで動作し、PIPE モードでは、低レイテンシー・モードで動作します。

TX FIFO は、PIPE Gen1、Gen2 およびGen3 コンフィグレーションでは低レイテンシー・モードで動作します。FPGA ファブリックと接続している場合、低レイテンシー・モードは3~4 サイクルのレイテンシーを発生させます。FIFO 空スレショルドとFIFO フル・スレショルドの値は、FIFO の深度が浅くなるよう近い値として設定され、レイテンシーを減少させます。