インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.9.2.11. ベーシックで低レイテンシーを有効にする方法

低レイテンシーを有効にするには、 Arria® 10 トランシーバー・ネイティブPHY IP のパラメーター・エディターで以下を設定します。

  1. Enable 'Standard PCS' low latency mode オプションを選択します。
  2. TX FIFO mode リストでlow_latency またはregister FIFO のいずれかを選択します。
  3. RX FIFO mode リストでlow_latency またはregister FIFO のいずれかを選択します。
  4. TX byte serializer mode リストでDisabled またはSerialize x2 のいずれかを選択します。
  5. RX byte deserializer mode リストでDisabled またはSerialize x2 のいずれかを選択します。
  6. RX rate match FIFO modedisabled になっていることを確認します。
  7. RX word aligner modebitslip にセットします。
  8. RX word aligner pattern length7 または16 にセットします。
    注: TX ビットスリップ、RX ビットスリップ、ビット反転、および極性反転モードがサポートされています。